У меня самодельный ЦАП, который я никак не доведу до ума:
Интерфейс USB-I2S на STM32F407, гальваническая развязка, Altera MAX2 epm240 (или даже 570, сейчас не вспомню), AD1865, I-V на сдвоенном ОУ.
Тактируется от генераторов 45158400/49152000 МГц
Сейчас он работает в режиме NOS, фильтрация вся вокруг ОУ.
CPLD занимается только преобразованием формата I2S в AD1865-совместимый и еще там reclock в конце.
Я думаю, что надо ему приделать цифровой фильтр. Начать с 4-x upsampling-a и цифрового ФНЧ на 20-22кГц.
Есть ли готовое компактное решение, могущее влезть в Altera MAX2 epm240 или 570?
С ходу не нашел.
Сможет ли кто-нибудь помочь с реализацией такового (по мере наличия желания и свободного времени)?
Ну и теоретические размышления по поводу subj-а приветствуются.
Социальные закладки