Offтопик:
Махнулся бы на время поиграть с кем-нибудь: мне Дюну из последних, а в ответ могу предложить тоже на время WDTV 1, Live, g-mini HDR1000D, HDR900D, Iconbit XDS1003DT2. Сохранность гарантирую.
В Москве.
---------- Добавлено в 23:27 ---------- Предыдущее сообщение в 23:15 ----------
Сообщение от
Wired
осталось разобраться с тактированием его
Я уже описывал идею выше где-то. Меняется ген или кварц 27MHz в плеере на VCXO 27MHz. Поскольку от него формируется I2S в плеере (все тактовые сигналы). VCXO управляется от PLL ЧФД из состава HEF4046B или 74HC4046. Я планирую на данный момент для PLL использовать входные сигналы BCLK от плеера и BCLK, принятый от внешнего высококачественного ЦАП-а, полученный делением его чистого клока (ЦАП в режиме мастера). Во внешнем ЦАП-е любым способом (я сделал на МК) измеряется частота LRCLK, полученная его SPDIF приёмником из входящего потока с плеера. Частотомер управляет выбором 2-х генов на сетки 44 и 48 и делителем до частоты BCLK (т.е. 64Fs).
BCLK из ЦАП-а в плеер можно передать разными способами - сами решайте. Но можно вместо BCLK взять иное меньшее значение, например 16 или 32Fs. Это нужно для того, чтобы влезть в полосу оптики, к примеру. Но понадобятся лишние делители в плеере и ЦАП-е.
PLL обеспечит синхронность SPDIF потока от плеера с качественным геном ЦАП-а.
---------- Добавлено 05.12.2012 в 00:07 ---------- Предыдущее сообщение 04.12.2012 в 23:27 ----------
В плеерах на базе RTD1185,86 ввиду отсутствия шины I2S в "чистом виде" требуется добавить ещё один SPDIF приёмник типа CS8416 внутри плеера и уже с него брать сигнал BCLK для PLL. Либо всю PLL собирать внутри ЦАП-а (что чревато дополнительными помехами), тогда сигнал BCLK брать с уже имеющегося SPDIF приёмника. А в плеер передавать постоянное управляющее напряжение с выхода PLL для VCXO, который в плеере.
Социальные закладки