Представляем публике новое универсальное устройство для сопряжения цифровых источников и ЦАП-ов.
Устройство представляет собой комплект из 3-х плат:
1. Плата входных интерфейсов 2…4 коаксиальных S/PDIF и 2 оптических Toslink (до 6 суммарно). Сигналы принимаются до Fs=192кГц. Размер платы 80х39мм.
2. Плата индикации и управления с буквенно-цифровым ЖКИ 20х4 (4 строки по 20 символов) и энкодером. Прикрепляется к ЖКИ сзади. Размер платы 100х19мм.
Дополнение от мая 2018г. теперь можно подключать и OLED дисплей WINSTAR 20x4.
3. Основная плата коммутации и обработки сигналов цифровых источников PCM с Fs до 768кГц с функцией подавления джиттера при помощи ОЗУ 1Мбит, выполняющего функцию буфера ФИФО. И в дополнение к этому сигналов Native DSD до DSD512 и DoP до DoP128 через I2S входы иDoP64 через S/PDIF. Размер платы 70х60мм. К ней крепится съёмная плата локальных генераторов
Основные функции и характеристики устройства:
1. Коммутация трёх I2S входов.
2. Приём через один из этих I2S входов от дополнительной платы S/PDIF до 6 источников.
3. Возможность настройки сигналов MCLK в разъёмах I2S входов (Х2 и Х3) как вход или как выход. Как выход можно выводить клок 256…1024Fs, не зависимо от того, какие генераторы стоят в ЦАП-е или на съёмной плате генераторов. Нужные частоты для этого синтезируются автоматически. Надо лишь указать, что требуется источнику. Можно задать разные частоты MCLK для этих двух входов.
4. Подавление джиттера асинхронных цифровых источников аудио при помощи технологии воспроизведения цифрового аудио потока из промежуточного буфера ФИФО (FIFO). При этом запись в буфер и чтение из него полностью независимы во времени, т.е. асинхронны.
5. Приём со входов I2S дополнительных управляющих режимами работы (CONFIG) сигналов от источников и передача их во внешний ЦАП через 2 выходных CONFIG разъёма, каждый сигнал в которых пользователь может назначать самостоятельно (режим USR1...4) или выбрать один из 4 заводских пресетов (D47v1, D47v3, D70v1, Xamelion).
6. Создание и передача во внешний ЦАП таких управляющих сигналов для S/PDIF входов в соответствии с параметрами входного цифрового потока.
7. Автоматическое (т.е. без необходимости что-то вручную менять в настройках устройства) определение наличия и кратностей (256, 384, 512, 768 или 1024Fs) генераторов MCLK во внешнем ЦАП-е. При их отсутствии автоматическое переключение на собственную съёмную плату генераторов устройства (512Fs, но можно самостоятельно установить 256…1024Fs). Отключение платы генераторов устройства (или её можно вовсе не устанавливать), если генераторы есть во внешнем ЦАП-е.
8. Автоматическое определение полярности сигналов управления master/slave и выбора сетки частот генераторов х44/х48 внешнего ЦАП-а (при наличии этих сигналов в ЦАП-е).
9. Автоматическое определение цоколёвки (распиновки, раскладки) aal/lynx для двух входных I2S разъёмов (Х2 и Х3).
10. Автоматическое распознавание и подстройка режимов работы устройства в зависимости от формата данных (I2S, LJ, RJ24, RJ16, RJ18, RJ20, RJ22) со входов I2S. Их индикация на дисплее.
11. Автоматическое определение и индикация разрядности (битности) входящего цифрового потока (в диапазонах 13…24 и 30…32, с шагом 1).
12. Измерение в реальном времени и индикация разности частот дискретизации dFs источника и нашего устройства. Диапазон измерений dFs=(-9,99…+9,99)Гц. Точность 0,01Гц.
13. Расчёт и индикация величины буфера ФИФО в формате час:мин:сек в зависимости от разности фаз переполнения адресных счётчиков записи и чтения буфера ФИФО (в семплах: 0…21845) и модуля разности частот dFs (в Гц: 0…9,99). Диапазон индикации BUFF=0…99ч59мин59сек. Точность 2...5 сек.
14. Возможность задать формат выходных данных на выходном разъёме I2S Out (Х6). Выбор из I2S, LJ, RJ24 и RJ16.
Дополнение от 12.08.16 - добавлены новые форматы выходного потока RJ18, RJ20.
15. Возможность самому задать необходимую цоколёвку сигналов (aal/lynx) на выходном I2S разъёме (Х6).
16. Предусмотрен режим раздельного вывода сигналов левого и правого каналов (DATA-L, DATA-R) на выходном разъёме I2S Out (X6) для ЦАП-ов, реализующих схему двойного моно («Хамелеон» и тп.). И для всех режимов NOS(COB) прямое подключение чипов PCM1702, PCM58, PCM63, AD1862, TDA1541(A) и других аналогичных. До Fs=384кГц.
16а. Добавлена возможность подключения к устройству до 4-х штук TDA1541(A) в режиме NOS-конвейера. Поддержка в этом режиме до Fs=384кГц.
16б. Добавлена возможность подключения к устройству до 8-ми штук мультибитных 16...24 битных микросхем ЦАП-ов в режиме NOS-конвейера. Поддержка в этом режиме до Fs=384кГц.
17. Предусмотрена возможность пропуска ненужных входов.
18. Предусмотрена возможность самому определить какой сигнал (из 29 возможных) будет присутствовать на каждом из 16 управляющих контактов разъёмов I2S Out Х6 и CONFIG Х7, Х8.
19. Индикация на ЖКИ дисплее мгновенного и среднего уровней цифрового сигнала в режиме реального времени. 2х19 значений в диапазоне -50дБ…0дБ.
20. Формирование управляющего напряжения B-Sync для подачи в источник и тонкой подстройки в нём частоты MCLK. Сигнал пропорционален разности фаз LRCK источника и нашего устройства. Величина сигнала = 0…3,3В.
21. Питание всего устройства и съёмной платы генераторов гальванически разделено. Объединение земель сделано на самой плате генераторов..
22. Управление устройством и настройка всех его функций энкодером с индикацией на ЖКИ дисплее.
23. Начал вводить поддержку для управления по SPI чипами ЦФ и DAC AD1853, AD1955, WM8741, AK4490, PMD100 и CS4398 (список можно будет постепенно дополнять по мере потребности, пока сделал для 1853, 1955 и 8741) Сигналы SPI можно вывести на любые программируемые выходы.
Питание устройства осуществляется от 2-х гальванически развязанных источников напряжения +8...12В через основную плату №3. Один питает только съёмную плату генов (~20mA, это для генов Golledge), второй всё остальное устройство (~120mA, включая подсветку ЖКИ). Остальные платы получают питание через соединительные шлейфы.
Социальные закладки