Показано с 1 по 11 из 11

Тема: Ищу схему ЦАПа C.E.C. DX51MK3

  1. #1
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Ищу схему ЦАПа C.E.C. DX51MK3

    Помогите, пожалуйста, найти сервис мануал или схему.
    Или информацию о входе "superlink", который похож на IIS.

  2. #2
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    С распиновкой "superlink" разобрался.
    I2S через формирователи на триггерах 74 ACT14 и реле на входы DF1704.
    Но есть проблема. Вход ВСК (у разъема) зашунтирован резистором 1 кОм и, главное, конденсатором 1000 пФ.
    В результате, вместо прямоугольных импульсов, при частоте семплирования 44,1, ВСК становятся треугольником с размахом около 2-х В, а при 88,2 пропадает совсем.
    Конденсатор отпаял, появились сильные искажения в такт с увеличением громкости прослушиваемой записи.
    Сигнал беру с ЮСБ транспорта.
    ИМХО, конденсатора тут быть не должно, но почему без него искажнения и как их убрать?

  3. #3
    energy audio Аватар для energetik
    Регистрация
    09.11.2009
    Адрес
    Россия, Тула
    Возраст
    48
    Сообщений
    1,576

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Вот чего нарыл:
    After a series of experiments, something new regarding to the CEC superlink has been found.

    1) The pinout of the 9-pin D-sub connector is:
    Pin 1 - Ground.
    Pin 2 - Bit clock (BCK)
    Pin 4 - Word clock (WCK)
    Pin 6 - Audio data (DOUT)
    Pin 8 - De-emphasis (DEEM) (inverted)
    Pin 9 - Master clock (MCLK) input

    2) To activate the superlink output, it is required that a master clock sent to the CD-transport. The frequency is 16.9344MHz.

    3) The digital output from superlink is encoded in Sony/BB format. It is difficult to convert to I2S. Fortunately, the TDA1543A works well with superlink, if you are a NOS fan .

    4) Whether or not to get the digital output from superlink, it is always a good idea to reclock the CEC transport through the superlink interface.
    In my current configuration, a 16.9344MHz clock generated by a TXCO is sent to CEC TL-51X, and the SPDIF output from the transport is sent to the DAC (A NOS TDA1541A).
    Under the new clock, the CEC is actually improved on the whole. The sound is much solid (especially in the bass) and refined.
    Other clocks such as KC-7 are also good for this application.

  4. #4
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Спасибо. С этим я уже разобрался и входной формат фильтра поставил I2S.
    Проблем только прибавляется. При воспроизведении файлов 88,2 без конденсатора 1000 пФ на ВСК импульсы есть, но звук не появляется.
    Если сконфигурировать плеер на тактовую 22,... вместо требуемых 19,..., чтобы уменьшить коэффициент пересчета, воспроизводит (естественно с меньшей скоростью).

    А ЦАП с АД1896 работает с плеером без проблем.

  5. #5
    Завсегдатай Аватар для yan
    Регистрация
    21.12.2004
    Адрес
    Чебоксары
    Возраст
    47
    Сообщений
    1,266

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Vladimir_kos, раз там на входе hc14, то возможно, вместо лишней инверсии сделали простую задержку битклока?
    Без схемы сложно что-то обсуждать, но если в пути i2s лишь один hc14,
    то инверсия данных может быть даже нужна, из-за инвертирующего постфильтра.
    Инверсия врордклока легко исправляется переменой выходов фильтра DOL DOR,
    а инверсию битклока могли исправить задержкой.
    CD-проигрыватель только одну конкретную частоту выдаёт же.

  6. #6
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Цитата Сообщение от yan Посмотреть сообщение
    вместо лишней инверсии сделали простую задержку битклока
    Там все три сигнала инвертируются триггерами АСТ14.
    Конденсатор поставил 33 пФ, разницу на слух с 1000 пФ не заметил, а импульсы ВСК не портятся.

    Формат 88,2 всё равно не идет. Может из-за скважности импульсов ВСК ?
    С выхода транспорта при 44,1 у ВСК скважность 2, при 88,2 визуально похоже на 3 (точно не измерял), а после инвертирования на входе дф1704 получается приблизительно 1,5.

  7. #7
    Завсегдатай Аватар для yan
    Регистрация
    21.12.2004
    Адрес
    Чебоксары
    Возраст
    47
    Сообщений
    1,266

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Цитата Сообщение от Vladimir_kos Посмотреть сообщение
    Там все три сигнала инвертируются триггерами АСТ14.
    Сколько там всего триггеров в цепи каждого сигнала?

    energetik процитировал, что на суперлинк вешают tda1543a. Вряд ли там морочатся со входными триггерами шмитта.

    А DF1704 не конфигурится на активный отрицательный фронт битклока, который получаем активным после инверсии входным триггером шмитта.

  8. #8
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Цитата Сообщение от yan Посмотреть сообщение
    Сколько там всего триггеров в цепи каждого сигнала?
    На ВСК и LRCK по 1 триггеру, DIN точно не помню, вроде тоже 1.

    Цитата Сообщение от yan Посмотреть сообщение
    А DF1704 не конфигурится на активный отрицательный фронт битклока, который получаем активным после инверсии входным триггером шмитта.
    Но при 44,1 работает, или это конфигурация по умолчанию?

  9. #9
    energy audio Аватар для energetik
    Регистрация
    09.11.2009
    Адрес
    Россия, Тула
    Возраст
    48
    Сообщений
    1,576

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Уважаемый Vladimir_kos.
    Насколько я понял в ЦАПе применяется ЦФ DF1704. А генератор главной частоты 16,9344МГц. При внимательном изучении даташита на указанный ЦФ:http://pdf.eicom.ru/datasheets/texas...704/df1704.pdf - он работает при частотах главного генератора равных: 256Fs, 384Fs, 512Fs, 768Fs.
    При воспроизведении формата 44100 - у тебя получается 384Fs. А вот при воспроизведении формата 88200 - уже 192Fs.

    Вариант решения - увеличить частоту задающего генератора хотя-бы до 22.5792МГц. С ней у тебя уже получается 256Fs (это косвенно подтверждают твои слова: "Если сконфигурировать плеер на тактовую 22,... вместо требуемых 19,..., чтобы уменьшить коэффициент пересчета, воспроизводит (естественно с меньшей скоростью)." - у тебя получается на выходе соотношение 256Fs но с реально меньшей скоростью воспроизведения.)

    С уважением, Самсонов Алексей.
    Последний раз редактировалось energetik; 25.05.2010 в 22:44.

  10. #10
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    Уважаемый Алексей, спасибо.
    Даташит я конечно смотрел, но не догадался.
    Видимо вопрос решен. Завтра проверю от генератора 24,... МГц (на 22,... пока нет) и сообщу результат.

    С уважением, Владимир.

  11. #11
    Частый гость
    Автор темы
    Аватар для Vladimir_kos
    Регистрация
    26.09.2009
    Адрес
    г. Кострома
    Сообщений
    227

    По умолчанию Re: Ищу схему ЦАПа C.E.C. DX51MK3

    С мастерклоком 24,576 все форматы, в принципе, заработали.
    Посмотрел, приемник с/пдиф тоже генерирует 256fs.

    Теперь жду КИТ генераторов от Aal.
    Генератор в С.Е.С. реализован плохо,
    и вообще, в этом цапе многое сделано так, как на Вегалабе никогда бы не стали делать.

Социальные закладки

Социальные закладки

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •