Страница 10 из 15 Первая ... 89101112 ... Последняя
Показано с 181 по 200 из 282

Тема:

  1. #1 Показать/скрыть первое сообщение.
    Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию SounDSPlus_dual_mono_FPGA_SM5865

    Почитав положительные отзывы о ЦАП на SM5865 и посмотрев характеристики всемизвестного Lynx d47 решил собрать подобный девайс. Управление и ЦФ реализованы в ПЛИС. Устройство собрано по архитектуре двойного моно, соответственно две отдельных взаимозаменяемых аналоговых платы.
    Нажмите на изображение для увеличения. 

Название:	Снимок4.PNG 
Просмотров:	581 
Размер:	157,7 Кб 
ID:	329513 Нажмите на изображение для увеличения. 

Название:	Снимок3.PNG 
Просмотров:	275 
Размер:	258,3 Кб 
ID:	329514 Нажмите на изображение для увеличения. 

Название:	sdsp.PNG 
Просмотров:	243 
Размер:	120,2 Кб 
ID:	329892 Нажмите на изображение для увеличения. 

Название:	20181013_095642.jpg 
Просмотров:	417 
Размер:	1.018,8 Кб 
ID:	329589
    Измерения: Нажмите на изображение для увеличения. 

Название:	Снимок.PNG 
Просмотров:	276 
Размер:	67,6 Кб 
ID:	329621 Нажмите на изображение для увеличения. 

Название:	Снимок2.PNG 
Просмотров:	320 
Размер:	70,7 Кб 
ID:	329622 Нажмите на изображение для увеличения. 

Название:	Снимок3.PNG 
Просмотров:	268 
Размер:	72,8 Кб 
ID:	329623 Нажмите на изображение для увеличения. 

Название:	Снимок4.PNG 
Просмотров:	286 
Размер:	71,0 Кб 
ID:	329624 Нажмите на изображение для увеличения. 

Название:	Снимок5.PNG 
Просмотров:	263 
Размер:	72,8 Кб 
ID:	329625 Нажмите на изображение для увеличения. 

Название:	Снимок6.PNG 
Просмотров:	251 
Размер:	68,2 Кб 
ID:	329626
    Последний раз редактировалось demon_rt; 08.11.2018 в 10:17.

  2. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от And$er Посмотреть сообщение
    Величина резистора ОС в I/V модели осталась со времен pcm1794?
    Видимо да Забыл какой номинал интегрирован в 5865, а ведь измерял...

  3. Старый знакомый Аватар для And$er
    Регистрация
    29.09.2007
    Адрес
    г. Москва
    Возраст
    43
    Сообщений
    689

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Насколько помню, 4,7к. Кстати любопытное наблюдение. У 5865 по аналоговой линии сильный разброс по току потребления. У четырех имеющихся у меня штук, разброс достигает почти двухкратной величины. Буду благодарен если измерите у себя, чтобы я успокоился, что все делаю правильно
    Александр.

  4. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от And$er Посмотреть сообщение
    Насколько помню, 4,7к.
    Да похоже

    Цитата Сообщение от And$er Посмотреть сообщение
    Кстати любопытное наблюдение. У 5865 по аналоговой линии сильный разброс по току потребления
    А системный клок при измерениях не менялся, а то там и есть увеличение тока почти в два раза в зависимости 16МГц -33МГц

  5. Старый знакомый Аватар для And$er
    Регистрация
    29.09.2007
    Адрес
    г. Москва
    Возраст
    43
    Сообщений
    689

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Не, клок там был 33МГц, без вариантов.
    Последний раз редактировалось And$er; 05.12.2018 в 14:40.

  6. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Почитал тут про sm5847, оказываться он может делать максимально x8 интерполяцию. Видимо для x12 (тем более х16) отводов фильтра им-то не хватило чтобы от аллязинга уйти.

  7. Частый гость Аватар для tomtit
    Регистрация
    23.06.2009
    Адрес
    пгт.Торонтовка
    Возраст
    60
    Сообщений
    416

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865


    Offтопик:
    Да им не нужно было по т.з. Четвертая ступень всего из 7 отводов давала бы 16х почти задаром.

  8. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от tomtit Посмотреть сообщение
    Offтопик:
    Да им не нужно было по т.з. Четвертая ступень всего из 7 отводов давала бы 16х почти задаром.
    Если бы все так просто было, то в каждом "патефоне" был-бы апсемплер х12-х16 . При степени интерполяции выше x8 требования к порядку ЦФ сильно увеличиваются. Внеполосовой шум начинает проникать в полосу пропускания фильтра и возникает алязинг. Некоторых производителей сей факт не пугает и на выходе они имеют вот такую картину:
    Нажмите на изображение для увеличения. 

Название:	jjj.JPG 
Просмотров:	63 
Размер:	48,9 Кб 
ID:	333427
    Главное делать измерения в полосе 20КГц, а выше хоть трава не расти)
    Последний раз редактировалось demon_rt; 06.12.2018 в 09:36.

  9. Частый гость Аватар для abyrvalg
    Регистрация
    13.04.2016
    Сообщений
    117

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Все действительно так просто, если интерполяцию делать одним проходом то длина фильтра при переходе от 8х до 16х сильно увеличится, а если делать ступенями по 2х то увеличится всего на несколько тапов, о чем выше и писал Игорь. Ну почитайте хоть какой то букварик по ЦОС, второй раз прошу

    С уважением, Полиграф Полиграфович

  10. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от abyrvalg Посмотреть сообщение
    Все действительно так просто, если интерполяцию делать одним проходом то длина фильтра при переходе от 8х до 16х сильно увеличится
    Что значит сильно увеличится?? Кто ее увеличит? Количество отводов (taps) задается при расчете коэффициентов фильтра и волшебным образом не меняется при изменении интерполяции.

    Цитата Сообщение от abyrvalg Посмотреть сообщение
    а если делать ступенями по 2х то увеличится всего на несколько тапов,
    Что за бред...

    Если делать ступенями то получится хуже! по всем параметрам особенно по шумовым. Идите сами читайте ЦОС.
    Какая разница в ресурсах при реализации интерполирующего х16 с 256 отводами или 4 по х2 делать с 64 отводами.
    Последний раз редактировалось demon_rt; 06.12.2018 в 12:31.

  11. iN The FED We tRUSt Аватар для EDDiE
    Регистрация
    13.02.2006
    Сообщений
    7.470

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865


    Offтопик:
    Цитата Сообщение от demon_rt Посмотреть сообщение
    по всем параметрам особенно по шумовым. Идите сами читайте ЦОС.
    Я, так почему-то, думаю, что abyrvalg уже давно сделал всё о чем говорит, ссылку давать на него не буду )))

  12. Старый знакомый Аватар для dee-jan
    Регистрация
    09.07.2009
    Адрес
    BLR
    Возраст
    37
    Сообщений
    829

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Тоже накопал у себя измерения д47. Выкладываю. Уровень -1dbFS
    АЦП не калибровал, (было лень, разница в 0.7дб всего)
    Миниатюры Миниатюры Нажмите на изображение для увеличения. 

Название:	D47_-1db_96.jpg 
Просмотров:	63 
Размер:	325,1 Кб 
ID:	333433  
    Права и свободы в современном мире существуют ровно до тех пор, пока существует стойкая криптография.

  13. Завсегдатай Аватар для dortonyan
    Регистрация
    03.06.2009
    Адрес
    BLR
    Возраст
    32
    Сообщений
    1.654

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от tomtit Посмотреть сообщение
    Да им не нужно было по т.з. Четвертая ступень всего из 7 отводов давала бы 16х почти задаром.
    Ну не так уж и задаром. Тапков там меньше всего, зато семплов рассчитывать на период входной ЧД надо больше всего. Т.е. по ресурсам 4-я 2х ступень получается затратнее 3-ей. Хотя это конечно нестрашно, по сравнению с 16х интерполяцией за один проход.

    Цитата Сообщение от demon_rt Посмотреть сообщение
    Что значит сильно увеличится?? Кто ее увеличит? Количество отводов (taps) задается при расчете коэффициентов фильтра и волшебным образом не меняется при изменении интерполяции.
    Это значит, что увеличится при прочих равных, т.е. при тех же хар-ках фильтра. Смотря как считается фильтр. Если кол-во таков фиксированно, то ухудшатся хар-ки фильтра.

    Цитата Сообщение от demon_rt Посмотреть сообщение
    Какая разница в ресурсах при реализации интерполирующего х16 с 256 отводами или 4 по х2 делать с 64 отводами.
    Разница существенная, я вам об это уже писал. Вы сначала посчитайте оба варианта, потом пишите. Только длина 2х ступеней вовсе не обязана быть одинаковой.


    Offтопик:
    Цитата Сообщение от demon_rt Посмотреть сообщение
    Что за бред...
    Не кипятитесь. Вам дело пишут, потом будет стыдно.

  14. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от dortonyan Посмотреть сообщение
    Смотря как считается фильтр.
    Вот о чем и речь...

    Цитата Сообщение от dortonyan Посмотреть сообщение
    Если кол-во таков фиксированно, то ухудшатся хар-ки фильтра.
    Согласен

    ---------- Сообщение добавлено 16:26 ---------- Предыдущее сообщение было 16:24 ----------

    Цитата Сообщение от dortonyan Посмотреть сообщение
    Вы сначала посчитайте оба варианта, потом пишите.
    Считал, и утверждаю, что составной FIR хуже одинарного по характеристикам

  15. Завсегдатай Аватар для dortonyan
    Регистрация
    03.06.2009
    Адрес
    BLR
    Возраст
    32
    Сообщений
    1.654

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от demon_rt Посмотреть сообщение
    Считал, и утверждаю, что составной FIR хуже одинарного по характеристикам
    Значит плохо считали.
    Преимущество фильтра на х2 ступенях на самом деле объясняется просто, без теории ЦОС. Если вы делаете фильтр одной ступенью, то чем уже переходная полоса, тем больше тапков требуется. И чем выше кратность оверсемплинга, тем так же требуется больше тапков.
    Но, когда ЦФ строится х2 каскадами, то узкая переходная полоса требуется только для первой ступени. Но т.к. кратность минимальна (х2), то тапков получается относительно немного. Для реклока в х4 нужна еще ступень, но для нее уже не требуется узкая переходная полоса, т.к. эта ступень работает на более высокой ЧД. Соот-но кол-во тапков для этой ступени резко падает. Для 3-ей ступени (х8 реклок) переходная полоса будет еще шире (тапков еще меньше), и т.д...
    Мне лень лезть в матлаб, но при желании проверить не сложно. А можно и без матлаба: просто посчитайте во сколько тапков обойдется фильтр в один проход с хар-ками аналогичными 5847, и сравните.

  16. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от dortonyan Посмотреть сообщение
    Значит плохо считали.
    Преимущество фильтра на х2 ступенях на самом деле объясняется просто, без теории ЦОС. Если вы делаете фильтр одной ступенью, то чем уже переходная полоса, тем больше тапков требуется. И чем выше кратность оверсемплинга, тем так же требуется больше тапков.
    Что вы с разрядностью делать будете?? Первый фильтр х2 512 отводов со входом 24 бита даст 50 битов на выходе второй каскад еще, третий еще. И после каждого фильтра нужно делать выборку значащих разрядов (gain select) иначе либо переполнение либо ослабление и так после каждого каскада...

  17. Завсегдатай Аватар для antecom
    Регистрация
    10.02.2005
    Адрес
    Королев
    Возраст
    45
    Сообщений
    1.991

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    demon_rt, не могли бы сменить аватар на статический?
    Двигающееся изображение жутко раздражает, когда смотришь боковым зрением.

  18. Начинающий Аватар для Alex
    Регистрация
    20.03.2003
    Адрес
    Worldwide
    Возраст
    56
    Сообщений
    24.675

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от demon_rt Посмотреть сообщение
    Что за бред...
    Не бред, а все правильно.
    Я сдаюсь, шизотерия победила. Пишите что хотите.
    <>
    <-- http://altor1.narod.ru --> Вопросы - в личку, е-мейл, скайп.

  19. Частый гость Аватар для LexaryStyle
    Регистрация
    25.07.2006
    Адрес
    УФА
    Сообщений
    391

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    demon_rt, с модуляторами дельтасигма в ПЛИС не разбирались?
    ZEN9\RZENV2. bitcoin accepted.

  20. Частый гость
    Автор темы
    Аватар для demon_rt
    Регистрация
    23.05.2014
    Сообщений
    461

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от LexaryStyle Посмотреть сообщение
    с модуляторами дельтасигма в ПЛИС не разбирались?
    С какими модуляторами?

  21. Частый гость Аватар для LexaryStyle
    Регистрация
    25.07.2006
    Адрес
    УФА
    Сообщений
    391

    По умолчанию Re: SounDSPlus_dual_mono_FPGA_SM5865

    Цитата Сообщение от demon_rt Посмотреть сообщение
    С какими модуляторами?
    я в общем, например преобразование PCM - SDM.
    ZEN9\RZENV2. bitcoin accepted.

Страница 10 из 15 Первая ... 89101112 ... Последняя

Социальные закладки

Социальные закладки

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •