Очередной виток в Спирали
Предистория:
Первая ветка и ее окончание
Вторая ветка и ее окончание
Третья ветка и ее окончание
Четвертая ветка и ее окончание
Очередной виток в Спирали
Предистория:
Первая ветка и ее окончание
Вторая ветка и ее окончание
Третья ветка и ее окончание
Четвертая ветка и ее окончание
Умеет: "LTC2483 16-битные дельта-сигма АЦП постоянного тока с архитектурой Easy Drive"
В состоянии, но дорого и узкополосненько.
A 1 GHz Bandwidth Low-Pass ADC With 20–50 GHz Adjustable Sampling Rate
И в чём-то могут ошибаться, что при посылках данных несущественно - можно перезапросить.
---------- Сообщение добавлено 19:18 ---------- Предыдущее сообщение было 19:15 ----------
ага, ALL missing codes после 5-кратного шумоформирования.
Подскажите, ккак сконфигурировать SRC4192 в режим пересенихронизатора без передискретизации? bypass - вкл., вход или выход во что, ведущий или ведомый? И будет ли иметь значение задание вых. формата при обходе?
а что нужно получить? FIFO? если без ASRC то скорее всего придется логикой выбора режима входа и выхода управлять, а для этого хотя бы простейший tiny придется ставить
или как вариант сконфигурировать оба порта в slave, но тогда на выходе придется всё равно ставить плис с контроллером. вообщем наверное проще тини рядом поставить
для fifo я бы лучше использовал AD1896, в даташите указано наличие буфера на 512 слов. В даташите на 4192 это явно не указывается
_________________
Евгений
С SA9023 работал кто-нибудь? Взял на пробу пару китайских плат SA9023+ES9018K2M - все работает но при остановке воспроизведения в середине трека через долю секунды проходит щелчок, случайного уровня. Если остановить во время тишины или паузы - щелчка нет. Подключение к внешним ЦАПам по обеим шинам - проблему не решило. Осциллографом - по I2S и SPDIF проходит какая-то гадость. От режима DS/ASIO и смены проигрывателя тоже не завистит.
С уважением, Михаил Янковский.
С постоянной там проблем нет, и если трек играет целиком или встаёт на паузу то тоже все нормально. Ненормально реагирует только если оборвать воспроизведение, если смотреть при этом осциллографом то сначала как и положено ноль, потом проходит импульс и потом снова ноль. И ещё раз подчеркну - глючит не ЦАП а USB интерфейс.
С уважением, Михаил Янковский.
Так 4192 в режиме асинхронного буфера fifo может работать или только в режиме передискретизации этот режим доступен? Цель сделать простую пересинхронизацию, по аналогии с синхронной защёлкой.
Если ещё надо повесить плис и мк, то уж лучше тогда применить сразу какой-нить готовый буфер fifi:
https://www.chipdip.ru/product1/8001221025
https://www.chipdip.ru/product/7204l...nc-dual-uni-di
Но проблема перепелнения/опустошения всё равно останется?
А как у XMOS переполнение/опустошение решено? Там есть обратный обмен с источником данных? У ЧиД STM32 преобразователей I2S и внешним тактом такое тоже есть или возможно наступление..?
в XMOS асинхронная передача, нет там переполнения.
---------- Сообщение добавлено 18:32 ---------- Предыдущее сообщение было 18:27 ----------
если интересно. как это выглядит за кулисами, то можно почитать вот это
https://www.farnell.com/datasheets/1738852.pdf
---------- Сообщение добавлено 18:41 ---------- Предыдущее сообщение было 18:32 ----------
а у них скорее всего UAC 1 и синхронная передача
_________________
Евгений
Есть документ и посвежее: https://www.xmos.com/download/sw_usb...6.1alpha1).pdf
∇·D = ρ
∇·B = 0
∇xE = – ∂B/∂t
∇xH = j + ∂D/∂t
© J. C. Maxwell, O. Heaviside
для понимания как это работает старой версии достаточно
_________________
Евгений
"Замполит, чайку?"(с)"Охота за Красным Октябрем".
"Ну что, можете меняться обратно."(с)типа анек.
<-- http://altor1.narod.ru --> Вопросы - в личку, е-мейл, скайп.
программируют на C++, среда программирования xTIME Composer Studio, для прошивки нужен xTAG, примеров в интернете тьма. для начала можно изучить документацию и проекты на EVO платы
https://www.xmos.com/products/audio/kits
_________________
Евгений
Социальные закладки