Страница 3 из 3 Первая 123
Показано с 41 по 41 из 41

Тема: Вопрос по WM8740

  1. #1 Показать/скрыть первое сообщение.
    Маленькая уточка
    Автор темы
    Аватар для Black_Panther
    Регистрация
    07.06.2004
    Адрес
    Москва, Бибирево.
    Возраст
    44
    Сообщений
    2,382

    Вопрос Вопрос по WM8740

    http://www.wolfsonmicro.com/uploads/.../en/WM8740.pdf
    Что скажете кроме того,что это дельтасигма с выходом по напряжению, которая лучше всего в дифференциальном включении и что AD1955 ее порвет?Слушал Регу Аполло,посему про "мутный звук" не верю.В курсе, что 8741 по параметрам получше,но ее не достать.(ногами не пинать, я в домике).
    Моя религия:
    Люблю комфортное, окрашенное приятное звучание.
    STK и дискрет.
    No IRF, no TDA, no class D\T\H.
    DC Servo - must die.
    Мостовой УНЧ - suxx.
    Трансформатора и радиатора много не бывает.
    Импульсные БП - от лукавого.
    За нулями в Кг не гонюсь.

  2. #41
    Джем Аватар для Djemshut
    Регистрация
    10.08.2008
    Адрес
    Харьков
    Возраст
    61
    Сообщений
    2,195

    По умолчанию Re: Вопрос по WM8740

    Цитата Сообщение от tonal7 Посмотреть сообщение
    Порекомендуйте лутше литературу по Цапам!!!
    “Jitter: Specification and assessment in digital audio equipment” Julian Dunn
    “The diagnosis and solutions of jitter related problems in digital audio systems” Julian Dunn and Lan Dennis
    “TOWARDS COMMON SPECIFICATIONS FOR DIGITAL AUDIO INTERFACE JITTER” Julian Dunn, Barry A.
    McKibben, Roger Taylor, Chris Travis
    “Is the AES/EBU/SPDIF Digital Audio Interface flawed?”, C Dunn and M Hawksford, AES 93rd Convention San Francisco, preprint 3360, October 1992
    “Specifying the Jitter Performance of Audio Components”, C. Travis and P. Lesso, AES 117 th Convention, October 2004
    “A high performance S/PDIF receiver”, Paul Lesso , AES 121th Convention, San Francisco, October 2006
    “Clock synchroniser and clock and data recovery apparatus and method”, Paul Lesso , US patent
    US2005/0220240 A1
    “A 126dB DR Current-mode Advanced Segmented DAC” Norio Terada & Shige Nakao, Texas Instruments Japan, Kanagawa, Japan. AES Paper no. uk076, March 2001.
    “Digital to analog converting method and digital to analog converter employing common weight generating elements” Shigetoshi Nakao, Toshihiko Hamasaki , US patent US 6,469,648 B2
    “A 3-V, 22-mW Multibit Current-Mode SD DAC with 100 dB Dynamic Range” Toshihiko Hamasaki, Yoshiaki Shinohara, Hitoshi Terasawa, Kou-Ichirou Ochiai, Masaya Hiraoka, and Hideki Kanayama. IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. 31, NO. 12, DECEMBER 1996
    И.Достал “Операционные усилители” Москва “Мир” 1982р.
    “A Wide-Band, Low-Power, High Slew Rate Voltage-Feedback Operational Amplifer” Farhood Moraveji. IEEE JOURNAL OF SOLID–STATE CIRCUITS, VOL. 31, NO. 1, JANUARY 1996

    http://overture.org.ua/?page_id=63
    И днем и ночью ток ученый все ходит по цепи кругом

Страница 3 из 3 Первая 123

Социальные закладки

Социальные закладки

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •