Ну что, начинаем многостраничное обсуждение. (что сейчас будет )
http://overture.org.ua/?p=153
ЗЫ: вечером его буду слушать, отпишусь.
Ну что, начинаем многостраничное обсуждение. (что сейчас будет )
http://overture.org.ua/?p=153
ЗЫ: вечером его буду слушать, отпишусь.
Последний раз редактировалось V R P; 19.03.2010 в 12:35.
- - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
Лучше ничего не делать, чем делать как попало.
Подскажите какую mclk(сколько Fs*ов) выдаёт wm8804 в сабже ?
256
Выбираю s/pdif приёмник для pcm1792, весь сыр-бор из-за такой фразы в даташите:
.If the oversampling rate of the delta-sigma modulator is selected as 128 fS,
the system clock frequency is over 256 fS
Как я понял over 256 fS - это 384 или 512, а у wm8804 - макс. mclk=37М, т.е. при 96к входном потоке попробовать режим 128х оверсемплинга не получиться ?
Это оверклокинг. Компы обычно глючить и виснуть начинают. ЦАПы, х.з.
Там ниже на 32 странице даташита более понятно расписано:
То есть, если выбрать частоту модулятора 128fs требуется мастерклок выше, чем 256fs, и сэмплинг рэйт должен быть не выше 100kHz.The OS bits are used to change the oversampling rate of delta-sigma modulation. Use of this function enables the designer
to stabilize the conditions at the post low-pass filter for different sampling rates. As an application example, programming
to set 128 times in 44.1-kHz operation, 64 times in 96-kHz operation, and 32 times in 192-kHz operation allows the use
of only a single type (cutoff frequency) of post low-pass filter. The 128 fS oversampling rate is not available at sampling rates
above 100 kHz. If the 128-fS oversampling rate is selected, a system clock of more than 256 fS is required.
А оно сильно надо, тактовать модуляторы с такой частотой?
Последний раз редактировалось Grigori G.; 26.08.2009 в 09:27.
"not available at sampling rates above 100 kHz" = не доступен на частотах выше 100к.
На pcm1738 включение этого режима довольно ощутимо сказывалось в лучшую сторону особенно на 44к и 48к.(Даже если смотреть на осцилоскопе было видно разницу - на 128х вч борода была меньше)
Да, сорь...
Именно так.
Поправил
Добавлено через 15 минут
Тут возможно дело в выходном фильтре. Хотя кто знает... Может и было бы лучше со 128фс.
Добавлено через 6 минут
Щас посмотрел даташит на wm8804 - не может она 384fs выплевывать, а с 512fs на 96кГц не вписаться в 37МГц ограничение для мастерклока.
А вот, например, dir9001 может 384fs выдавать.
Последний раз редактировалось Grigori G.; 26.08.2009 в 09:49. Причина: Добавлено сообщение
nazar, на схеме не показан резистор R1=75 Ом (который должен стоять параллельно первичке трансформатора SPDIF), а на ПП для него есть место. Запаивать?
Трансформатор будет 2х15 витков на колечке - нормально? Спасибо.
Спасибо. Подходящий феррит - это какой?
А, понятно! Если будет использоваться ЮСБ-СПДИФ преобразователь, можно ли оставить трансформатор? Или выкинуть?
Так-то оно так... но когда я увидел у nazar*a в PDF-ке фотографию собранной платы, на которой красовалось колечко, сразу понял, что себе хочу именно так. Очень эффектно смотрится Поэтому и начал поиски феррита. Естественно, если не получится, по старинке отковыряю транформатор с сетевушки.Сообщение от Wired
Есть колечки из материнок. Это оно?Ферит должен быть ВЧ.
Социальные закладки